เฟสล็อคลูป (PLL)

ผู้เขียน: Peter Berry
วันที่สร้าง: 18 สิงหาคม 2021
วันที่อัปเดต: 22 มิถุนายน 2024
Anonim
Phase Locked Loop Tutorial | PLL Basics
วิดีโอ: Phase Locked Loop Tutorial | PLL Basics

เนื้อหา

คำจำกัดความ - Phase-Locked Loop (PLL) หมายถึงอะไร

เฟสล็อกลูป (PLL) เป็นวงจรอิเล็กทรอนิกส์ชนิดหนึ่งที่ประกอบด้วยออสซิลเลเตอร์ที่ขับเคลื่อนด้วยแรงดัน / กระแสไฟฟ้าที่จับคู่กับเครื่องตรวจจับเฟสซึ่งจะช่วยให้อินพุทและเอาท์พุทเป็นเฟสซึ่งกันและกัน ฟังก์ชั่นของตัวตรวจจับเฟสคือจับคู่เฟสของสัญญาณเป็นระยะของออสซิลเลเตอร์กับสัญญาณอินพุตและแก้ไขออสซิลเลเตอร์ถ้ามันออกจากเฟสเล็กน้อย สิ่งนี้เรียกว่าลูปข้อเสนอแนะเนื่องจากเอาต์พุตถูกป้อนกลับไปที่อินพุต


ข้อมูลเบื้องต้นเกี่ยวกับ Microsoft Azure และ Microsoft Cloud | ในคู่มือนี้คุณจะได้เรียนรู้ว่าการประมวลผลแบบคลาวด์คืออะไรและ Microsoft Azure สามารถช่วยคุณในการโยกย้ายและดำเนินธุรกิจจากคลาวด์อย่างไร

Techopedia อธิบาย Phase-Locked Loop (PLL)

ลูปล็อคแบบเฟสช่วยให้มั่นใจว่าสัญญาณโทรคมนาคมในแบบเรียลไทม์ถูกล็อคด้วยความถี่ที่แน่นอนถ้าไม่มันจะพยายามแก้ไขความถี่โดยการเปรียบเทียบและข้อเสนอแนะอย่างต่อเนื่อง PLLs พบได้ในช่องสัญญาณโทรคมนาคมเช่นตัวปรับความคงตัวตัวปรับความคุมกระแสเสียงตัวขจัดสัญญาณรบกวนและตัวแบ่งความถี่ พวกเขาจะใช้ในการสื่อสารไร้สายโดยเฉพาะอย่างยิ่งในการปรับความกว้าง (AM), การปรับความถี่ (FM) เช่นเดียวกับการปรับเฟส (PM) ส่วนใหญ่ได้รับการออกแบบในรูปแบบของวงจรรวม (IC) ที่สามารถจัดการกับการสื่อสารแบบดิจิตอล PLLs เป็นหนึ่งในองค์ประกอบที่สำคัญที่สุดสำหรับการสื่อสารทั้งดิจิตอลและอนาล็อก อุปกรณ์ที่ช่วยในการสื่อสารแบบไร้สายที่ใช้การควบคุมความถี่แบบลูปล็อคในเฟสนั้นถูกกล่าวถึงด้วยการสังเคราะห์ความถี่